Cuprins:
Definiție - Ce înseamnă Backside Bus (BSB)?
Un bus din spate (BSB) este un bus intern care conectează unitatea centrală de procesare la memoria cache, cum ar fi nivelul 2 (L2) și nivelul 3 (L3). CPU adesea stochează memoria în cache. Aici stochează date care sunt frecvent utilizate și trebuie să fie preluate prompt.
Înainte de BSB, calculatoarele foloseau sistemul de autobuz unic, care era mult mai lent și deseori crea blocaje. BSB a îmbunătățit comunicarea procesorului cu memoria cache prin reducerea semnalelor generale și eliminarea procedurilor în exces. Astăzi, majoritatea computerelor integrează cache L2 și L3 în procesor, ceea ce face ca BSB să fie învechit.
Techopedia explică Backside Bus (BSB)
Există două autobuze interne care transportă date înapoi și înapoi de la procesor: magistrala din spate și magistrala frontală (FSB). Magistrala din spate transmite date între procesor și cache-ul secundar, în timp ce magistrala frontală comunică între procesor și memorie. CPU trebuie să acceseze rapid cache L2 atunci când este nevoie. Dacă memoria cache L2 nu poate fi localizată și transmisă rapid, CPU va fi mai puțin eficient.
C2-ul L2 este situat în apropierea procesorului, astfel încât acesta să poată fi accesat cu ușurință. Cache-ul secundar stochează datele care sunt utilizate în mod repetat, astfel încât acestea pot fi transmise rapid pentru a ajuta CPU în procesarea datelor mai eficient. Adesea, BSB are o viteză de ceas aproape de viteza unui procesor. FSB, pe de altă parte, este mult mai lent la aproximativ jumătate din viteza procesorului.
Înainte ca un CPU să citească sau să scrie date în memoria principală, mai întâi examinează datele din cache pentru a vedea dacă există o copie. Dacă există o copie a datelor, CPU citește sau scrie prompt din cache, ceea ce accelerează drastic procesarea.
În computerele mai vechi, nu existau cache L2 sau L3. În schimb, autobuzul din spate a accesat cache-ul extern, ceea ce a fost lent, dar încă mult mai rapid decât utilizarea RAM prin FSB. Un sistem care folosește ambele autobuze este denumit arhitectură cu autobuz dublu sau arhitectură dual-bus independent (DIB). Un computer care are arhitectură DIB are un autobuz care se conectează la memoria principală și un alt autobuz care se conectează la cache L2. Arhitectura dual-bus a introdus multe modele noi. Astăzi, majoritatea computerelor au integrat cache L2 și L3 pe procesor, ceea ce a făcut ca BSB să fie învechit.